74ls1293怎么给他预置1001

1、测试74ls1261十六进制计数器的逻辑功能

CP脉冲输入端;CR异步清零端;LD同步置数端; CTT、CTP计数允许控制端;CO进位输出端。

4、采用级联法 使用两片74ls1261和与非门74LS00构成二十四进制计数器,画出逻辑电路图根据逻辑图连线。利用单脉冲输入源给CP端加入脉冲信号观察输出Q3Q2Q1Q0端的状态变化,并画出状态图

5、用74LS74D触发器构成两位二进制异步加法计数器。

触发器构成两位二进制异步减法计数器将左图

电路中的低位触发器的Q端和高位的CP端相连接,构成减法计数器

? 置数和清零的区别:清零的信号是立即产生的,比

如都对于十进制来说若采用清零法,则应该利用9的二进制1001的下一位1010来产生脉冲信號,将输出端的第一位和第三位通过与非门得到低电平将161清零也就是说我们利用的真正状态是10的二进制。而如果我们采用置数法因为芯片的设计原因,在计数器进入9的二进制1001后输出端并没有立即置数,而是保持该状态不变直到下一个时钟脉冲的上升沿到来为止,这個1001是一个稳定的状态我们利用它的第0位和第三位通过与非门得到低电平将161置位为0000,才能形成十进制那么我们利用的真正状态是9的二进淛,而不是10这就是清零与置数的根本区别。

我要回帖

更多关于 74ls12 的文章

 

随机推荐