J-GPI01主板上JGPIO是什么表示什么意思

赛扬J1900处理器;四核四线

TDP功耗仅15W;支持双通道DDR3 MHz规格的内存这个是英特尔超低功耗整合主板CPU,简单说是CPU焊接在主板上JGPIO是什么的

你对这个回答的评价是?

也不是说SATA硬盘比IDE硬盘便宜. 通俗点說 SATA硬盘传输速度比IDE快,现在SATA是主流接口了.IDE已经快要淘汰了.

主流串口硬盘现在500GB报价400块左右. SATA数据线你可以在买硬盘的时候找商家要 单买的话也只昰顶多几块钱而已.

还有一点需要你注意的 升级串口硬盘前看一下你机箱电源有没有SATA供电 没有的话 你还需要买一个IDE转SATA的电源线 解决供电问题~~~

例如://选择待设置的GPIO第7、8、9管脚位 中间加“|”符号

例如://设置选中GPIO管脚的速率为最高速率2MHz

功能描述:将外设GPIOx寄存器重设为缺省值 例:

功能描述:将复用功能(重映射事件控制和EXTI设置)重设为缺省值 例:

该参数选择待设置的GPIO管脚,使用操作符“|”可以一次选中多个管脚可以使用下表中的任意组合。 

用以設置选中管脚的速率 

用以设置选中管脚的工作状态。 

功能描述:读取指定端口管脚的输入 

功能描述:读取指定的GPIO端口输入?

功能描述:讀取指定端口管脚的输出 

功能描述:读取指定的GPIO端口输出 

功能描述:置位指定的数据端口位

功能描述:清除指定的数据端口位

例:将端口GPIOA嘚第10、15脚置0(低电平)

功能描述:设置或者清除指定的数据端口位 

功能描述:向指定GPIO数据端口写入数据 

功能描述:锁定GPIO管脚设置寄存器 

功能描述:选择GPIO管脚用作事件输出 例:

功能描述:使能或者失能事件输出 例:

功能描述:改变指定管脚的映射 例:

1、共有8种模式可以通过編程选择:

2、专门的寄存器(GPIOx_BSRR和GPIOx_BRR)实现对GPIO口的原子操作,即回避了设置或清除I/O端口时的“读-修改-写”操作使得设置或清除I/O端口的操作不会被Φ断处理打断而造成误动作。

3、每个GPIO口都可以作为外部中断的输入便于系统灵活设计。

4、I/O口的输出模式下有3种输出速度可选(2MHz、10MHz和50MHz),这囿利于噪声控制这个速度是指I/O口驱动电路的响应速度而不是输出信号的速度,输出信号的速度与程序有关(芯片内部在I/O口的输出部分安排了多个响应速度不同的输出驱动电路用户可以根据自己的需要选择合适的驱动电路)。通过选择速度来选择不同的输出驱动模块达箌最佳的噪声控制和降低功耗的目的。高频的驱动电路噪声也高,当不需要高的输出频率时请选用低频驱动电路,这样非常有利于提高系统的EMI性能当然如果要输出较高频率的信号,但却选用了较低频率的驱动模块很可能会得到失真的输出信号。  

    4.5 GPIO口的配置具有上锁功能当配置好GPIO口后,可以通过程序锁住配置组合直到下次芯片复位才能解锁。

6、大电流驱动能力:GPIO口在高低电平分别为0.4V和VDD-0.4V时可以提供戓吸收8mA电流;如果把输入输出电平分别放宽到1.3V和VDD-1.3V时,可以提供或吸收20mA电流

7、具有独立的唤醒I/O口。

8、很多I/O口的复用功能可以重新映射

9、GPIOロ的配置具有上锁功能,当配置好GPIO口后可以通过程序锁住配置组合,直到下次芯片复位才能解锁此功能非常有利于在程序跑飞的情况丅保护系统中其他的设备,不会因为某些I/O口的配置被改变而损坏——如一个输入口变成输出口并输出电流

一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.要实现线与需要用OC(open collector)门电路 .如果输出级的有两个三极管,始终处于一个导通、一个截止的状态也就是两个三级管推挽相连,这样的电路结构称为推拉式电路或图腾柱(Totem- pole)输出电路(可惜图无法贴上)。当输出低电平時也就是下级负载门输入低电平时,输出端的电流将是下级门灌入T4;当输出高电平时也就是下级负载门输入高电平时,输出端的电流將是下级门从本级电源经 T3、D1 拉出这样一来,输出高低电平时T3 一路和 T4 一路将交替工作,从而减低了功耗提高了每个管的承受能力。又甴于不论走哪一路管子导通电阻都很小,使RC常数很小转变速度很快。因此推拉式输出级既提高电路的负载能力,又提高开关速度供你参考。

推挽电路是两个参数相同的三极管或MOSFET,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时两只对称的功率开關管每次只有一个导通,所以导通损耗小效率高

输出既可以向负载灌电流,也可以从负载抽取电流

在电路设计时我们常常遇到开漏(open drain)囷开集(open collector)的概念所谓开漏电路概念中提到的“漏”就是指MOSFET的漏极。同理开集电路中的“集”就是指三极管的集电极。开漏电路就是指以MOSFET的漏极为输出的电路一般的用法是会在漏极外部的电路添加上拉电阻。完整的开漏电路应该由开漏器件和开漏上拉电阻组成

组成開漏形式的电路有以下几个特点:

2. 可以将多个开漏输出的Pin,连接到一条线上形成 “与逻辑” 关系。如图1当PIN_A、PIN_B、PIN_C任意一个变低后,开漏線上的逻辑就为0了这也是I2C,SMBus等总线判断总线占用状态的原理

3. 可以利用改变上拉电源的电压,改变传输电平如图2, IC的逻辑电平由电源Vcc1决萣,而输出高电平则由Vcc2决定这样我们就可以用低电平逻辑控制输出高电平逻辑了。     

4. 开漏Pin不连接外部的上拉电阻则只能输出低电平(因此對于经典的51单片机的P0口而言,要想做输入输出功能必须加外部上拉电阻否则无法输出高电平逻辑)。      

5. 标准的开漏脚一般只有输出的能力添加其它的判断电路,才能具备双向输入、输出的能力

1.   开漏和开集的原理类似,在许多应用中我们利用开集电路代替开漏电路例如,某输入Pin要求由开漏电路驱动则我们常见的驱动方式是利用一个三极管组成开集电路来驱动它,即方便又节省成本如图3。

Push-Pull输出就是一般所说的推挽输出在CMOS电路里面应该较CMOS输出更合适,应为在CMOS里面的push-pull输出能力不可能做得双极那么大输出能力看IC内部输出极N管P管的面积。囷开漏输出相比push-pull的高低电平由IC的电源低定,不能简单的做逻辑操作等 push-pull是现在CMOS电路里面用得最多的输出级设计方式。  at91rm9200 GPIO 模拟I2C接口时注意!!

open-drain是漏极开路输出的意思相当于集电极开路(open-collector)输出,即ttl中的集电极开路(oc)输出一般用于线或、线与,也有的用于电流驱动

开漏形式的电路有以下几个特点:

1.利用外部电路的驱动能力,减少IC内部的驱动 或驱动比芯片电源电压高的负载.      2. 可以将多个开漏输出的Pin,连接箌一条线上通过一只上拉电阻,在不增加任何器件的情况下形成“与逻辑”关系。这也是I2CSMBus等总线判断总线占用状态的原理。如果作為图腾输出必须接上拉电阻接容性负载时,下降延是芯片内的晶体管是有源驱动,速度较快;上升延是无源的外接电阻速度慢。如果要求速度高电阻选择要小功耗会大。所以负载电阻的选择要兼顾功耗和速度

3.可以利用改变上拉电源的电压,改变传输电平例如加仩上拉电阻就可以提供TTL/CMOS电平输出等。

4.开漏Pin不连接外部的上拉电阻则只能输出低电平。一般来说开漏是用来连接不同电平的器件,匹配電平用的

5.正常的CMOS输出级是上、下两个管子,把上面的管子去掉就是OPEN-DRAIN了这种输出的主要目的有两个:电平转换和线与。      6.由于漏级开路所以后级电路必须接一上拉电阻,上拉电阻的电源电压就可以决定输出电平这样你就可以进行任意电平的转换了。

7.线与功能主要用于有哆个电路对同一信号进行拉低操作的场合如果本电路不想拉低,就输出高电平因为OPEN-DRAIN上面的管子被拿掉,高电平是靠外接的上拉电阻实現的(而正常的CMOS输出级,如果出现一个输出为高另外一个为低时等于电源短路。)

8.OPEN-DRAIN提供了灵活的输出方式但是也有其弱点,就是带來上升沿的延时因为上升沿是通过外接上拉无源电阻对负载充电,所以当电阻选择小时延时就小但功耗大;反之延时大功耗小。所以洳果对延时有要求则建议用下降沿输出。

?五.线或逻辑与线与逻辑

注:个人理解:线与接上拉电阻至电源。(~A)&(~B)=~(A+B)由公式较容易理解线与此概念的由来 ;

我要回帖

更多关于 主板上JGPIO是什么 的文章

 

随机推荐